Percobaan 2 Kondisi 5
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=1.
2. Gambar Rangkaian Simulasi
[Kembali]
Pada rangkaian T Flip-Flop ini sesuai dengan kodisi
yang dipilih yaitu input masukan pada B0=0 yang terhubung ke kaki reset dan B1=1 yang terhubung ke kaki set, maka pada rangkaian ini
yang aktif adalah kaki kaki reset karena berlogika 0, yang menandakan aktif low. apabila pada salah satu kaki Reset atau Set berlogika 0, maka untuk kaki J K bagaimanapun kondisinya tidak akan mempengaruhi output. pada rangkaian dapat dilihat bahwa output yang dihasilkan pada kaki Q berlogika 0 dan pada kaki Q' berlogika 1. hal ini merupakan output yang dihasilkan apabila kaki reset aktif.
- Download Rangkaian Simulasi Klik Disini
- Download video simulasi Klik Disini
- Download HTML Klik Disini
- Download datasheet JK flip flop Klik Disini
- Download datasheet SW SPDT Klik Disini
- Download datasheet logicprobe Klik Disini
Tidak ada komentar:
Posting Komentar